Résumé :
Ce séminaire vous propose de démystifier la mise en oœuvre du FPGA à travers 3 présentations. Nous verrons tout d’abord l’état de l’art de la famille Zinq-7000 de Xillinx, les outils de développement associés ainsi que le projet SAM (Single Aget Module), autour de la carte Zedboard . Puis nous parlerons de la plateforme « open source » Redpitaya, de quelques projets qui montrent son potentiel et nous verrons les éléments clefs de son « framework » d’applications Web. Enfin, nous explorerons la solution Myrio de NI, qui permet aux adeptes du langage Labview de mettre en œuvre les ressources du Zynq.
Programme :
14:00 | 1h | Plateforme Zedboard (Abdel Rebii) – présentation des FPGA de la famille Zynq-7000, – présentation des outils de développement, – retour d’expérience : projet Single Aget Module. |
15:00 | 45mn | Plateforme Redpitaya (Arnaud Tizon) – présentation de la carte Redpitaya, – présentation de quelques exemples de projets, – présentation des outils de développement et des éléments clefs du framework web. |
15:45 | 15mn | Pause |
16:00 | 1h | Plateforme MYRIO (Rodolphe Decourt) – présentation de la plateforme, – présentation des outils de développement, – démonstration « live » |
17:00 | Bilan, besoins en formations et thèmes à aborder lors de futures journées thématiques. Formulaire de satisfaction à remplir. |
Public :
Cette formation est destinée aux personnels des unités CNRS et de ses partenaires.
Formation gratuite.
Dates et lieux :
– 6 mars 2019 : 14h-17h30
– Amphithéâtre du laboratoire IMS, 351 cours de la Libérartion à Talence
Questionnaire :
Formulaire de satisfaction
Contacts
Elodie Graebling – 05 57 35 58 09 – elodie.graebling(at)cnrs.fr ou formation-permanente(at)dr15.cnrs.fr